Preview

Вопросы радиоэлектроники

Расширенный поиск

ОСОБЕННОСТИ ФУНКЦИОНАЛЬНОЙ ВЕРИФИКАЦИИ КОНТРОЛЛЕРОВ ВЫСОКОСКОРОСТНЫХ КАНАЛОВ ОБМЕНА МИКРОПРОЦЕССОРНЫХ СИСТЕМ СЕМЕЙСТВА ≪ЭЛЬБРУС≫

Полный текст:

Аннотация

Рассмотрены основные особенности контроллеров высокоскоростных каналов обмена, их трехуровневая функциональная структура. Предложены методы автономной функциональной верификации, позволяющие проводить комплексную проверку без разработки дополнительных тестовых систем и эталонных моделей, и архитектура тестовой системы, основанная на методологии UVM. Описаны способы проверки корректности передачи пакетов канального уровня и выходных сигналов физического уровня. Приведен опыт применения этих решений при верификации контроллеров микропроцессоров с архитектурой «Эльбрус».

Об авторах

И. А. Стотланд
АО «МЦСТ»
Россия

к. т. н., начальник сектора

119334, Москва, ул. Вавилова, д. 24, тел.: 8 (499) 135‑44‑61



Д. И. Шпагилев
АО «МЦСТ»
Россия

инженер 1-й категории

119334, Москва, ул. Вавилова, д. 24, тел.: 8 (499) 135‑50‑49



М. В. Петроченков
АО «МЦСТ»
Россия

старший инженер

119334, Москва, ул. Вавилова, д. 24, тел.: 8 (499) 135‑44‑61



Список литературы

1. Белянин И. В., Петраков П. Ю., Фельдман В. М. Функциональная организация и аппаратура сетевого взаимодействия модулей в вычислительном кластере на базе микропроцессоров с архитектурой «Эльбрус» // Вопросы радиоэлектроники. 2015. № 3. С. 7–21.

2. Кожин А. С., Недбайло Ю. А. Оптимизация общего кэша третьего уровня микропроцессора «Эльбрус-8С» // Вопросы радиоэлектроники. 2015. № 3. С. 21–31.

3. Stotland I., Meshkov A., Kutsevol V. Standalone Functional Verification of Multicore Microprocessor Memory Subsystem Based on Application of Memory Subsystem Models. Proc. of 2015 IEEE East-West Design and Test Symposium, EWDTS2015, pp. 326–330.

4. Standard Universal Verification Methodology [Электронный ресурс]. URL: http://accellera.org/downloads/standards/uvm (дата обращения: 30.10.2016)

5. PCI Express Base Specification Revision 3.0 [Электронный ресурс]. URL: http://pcisig.com (дата обращения: 30.10.2016)

6. Эльбрус 8С – первый отечественный восьмиядерный микропроцессор, изготовленный по технологии 28 нм / А. С. Кожин, Д. М. Альфонсо, Р. Е. Колычев и др. // Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). 2016. № 2. С. 136–143.

7. Шмелев В. А., Стотланд И. А. Автономная верификация микропроцессоров на основе эталонных моделей разного уровня абстракции // Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). 2012. № 1. С. 435–440.

8. Камкин А. С., Петроченков М. В. Метод построения тестового оракула для подсистемы памяти микропроцессора на основе недетерминированной функциональной модели // Вопросы радиоэлектроники. 2015. № 3. С. 84–95.


Для цитирования:


Стотланд И.А., Шпагилев Д.И., Петроченков М.В. ОСОБЕННОСТИ ФУНКЦИОНАЛЬНОЙ ВЕРИФИКАЦИИ КОНТРОЛЛЕРОВ ВЫСОКОСКОРОСТНЫХ КАНАЛОВ ОБМЕНА МИКРОПРОЦЕССОРНЫХ СИСТЕМ СЕМЕЙСТВА ≪ЭЛЬБРУС≫. Вопросы радиоэлектроники. 2017;(3):69-75.

For citation:


Stotland I.A., Shpagilev D.I., Petrochenkov M.V. FEATURES OF HIGH SPEED COMMUNICATION CONTROLLERS STANDALONE VERIFICATION OF «ELBRUS» MICROPROCESSOR SYSTEMS. Issues of radio electronics. 2017;(3):69-75. (In Russ.)

Просмотров: 11


Creative Commons License
Контент доступен под лицензией Creative Commons Attribution 4.0 License.


ISSN 2218-5453 (Print)
ISSN 2686-7680 (Online)